# **ELETTRONICA DIGITALE**

Corso di Laurea in Ingegneria Informatica

Prova scritta del 18 settembre 2023

### Esercizio A



| $R1 = 1 \text{ k}\Omega$  | $R2 = 615 \text{ k}\Omega$ | $R4 = 4 k\Omega$            | $R5 = 100 \Omega$  | $R6 = 2.4 \text{ k}\Omega$ | $R7 = 500 \Omega$ |
|---------------------------|----------------------------|-----------------------------|--------------------|----------------------------|-------------------|
| $R8 = 10 \text{ k}\Omega$ | $R9 = 20 \text{ k}\Omega$  | $R10 = 1.5 \text{ k}\Omega$ | $R12 = 100 \Omega$ | $R13 = 30 \text{ k}\Omega$ | VCC = 18 V        |

Q1 è un transistore BJT BC109B resistivo con  $h_{re} = h_{oe} = 0$ ; Q2 è un transistore MOS a canale n resistivo con  $V_T = 1$  V e la corrente di drain in saturazione è data da  $I_D = k(V_{GS} - V_T)^2$  con k = 0.5 mA/V<sup>2</sup>. Con riferimento al circuito in figura:

- 1) Calcolare il valore delle resistenze R3 e R11 in modo che, in condizioni di riposo, la corrente di drain di Q2 sia  $I_D = 2$  mA e la corrente di collettore di Q1 sia  $I_C = 2$  mA. Determinare, inoltre, il punto di riposo dei due transistori e verificare la saturazione di Q2.
- 2) Determinare l'espressione e il valore di  $V_U/V_i$  alle frequenze per le quali C1, C2, C3, C4 possono essere considerati dei corto circuiti.

### Esercizio B

Progettare una porta logica in tecnologia CMOS, utilizzando la tecnica della pull-up network e della pull-down network, che implementi la funzione logica:

$$Y = A\,\overline{B}\,C + \overline{C}\left(B + \overline{D}\right)$$

Determinare il numero dei transistori necessari e disegnarne lo schema completo. Dimensionare inoltre il rapporto (W/L) di tutti i transistori, assumendo, per l'inverter di base, W/L pari a 2 per il MOS a canale n e pari a 5 per quello a canale p. Si specifichino i dettagli della procedura di dimensionamento dei transistori.

## Esercizio C

| $R_1 = 2 \text{ k}\Omega$ | $R_4 = 1 \text{ k}\Omega$ |
|---------------------------|---------------------------|
| $R_2 = 1 \text{ k}\Omega$ | C = 200 nF                |
| $R_3 = 0.5 \; k\Omega$    | V <sub>CC</sub> = 6 V     |



Il circuito  $IC_1$  è un NE555 alimentato a  $V_{CC} = 6$  V;  $Q_1$  ha una  $R_{on} = 0$  e  $V_{Tn} = 1$ V; l'inverter è ideale. Verificare che il circuito si comporta come un multivibratore astabile e determinare la frequenza del segnale di uscita.



1) Det. Rze RII PER ID=2mA e Ic= cmA VD = Vcc - R10 ID = 15V

V6S = VT + V = D IL SECTO POSITIVO IN UVANTO PER AUBRE LA CONDUZIONE DEVE ESSERE KS Z VT

$$\overline{I}_{6}=\phi$$

$$\overline{I}_{7}=\phi$$

$$=) \overline{I}_{8}=\overline{I}_{9}=) V_{6}=V_{6c}\frac{R_{9}}{R_{9}+R_{9}}=12V$$

$$V_S = V_6 - V_{GS} = 12 - 3 = 9V$$

6V > (3-1)=2V =) VERIFICA OK

RI=IKR Rz=615 KZ

R1 = 4K2

RS = 100 R

R6 = 2.4KR

R7= Seo N

R8 = 10 K2

Rg = 20K2

R10=1.5K2

Riz = soo R

R13 = 30K2

Vcc = 18 V

POICHE WZ E UN MTOS ECELGO LA SOLVELONE CON

$$Q_{2}:\begin{cases}
T_{D}=2mp\\
V_{DS}=6V\\
V_{GS}=3V\\
g_{m}=2mA/V
\end{cases}$$

$$V_{E} = I_{E}(R_{S}, R_{6}) = 5V$$

UL SI TROUA A LAUGRARE NEL PUNTO DI LAKORO ICEZMA E VIEESV PER IL WUALE IL COSTRUTTORE FORMISCE: here 290, here 48008

$$T_2 = \frac{V_{CC} - V_B}{R_Z} = 20 \mu A$$

$$T_3 = T_2 - T_8 = 1.3103 \times 10^{-5} A$$

$$U_{1}: \begin{cases} J_{c}=2mA \\ V_{E}=5V \end{cases}$$

$$V_{FE}=290$$

$$V_{fe}=300$$

$$V_{fe}=4.8K2$$

$$R_3 = \frac{V_B}{I_3} = \frac{435 \, \text{K/2}}{1}$$

# Esercizio B - svolgimento

$$Y = A\overline{B}C + \overline{C}(B + \overline{D})$$

Numero di MOS:  $6 \times 2 + 3 \times 2 = 18$ 

Schema completo:



PUN:



PDN:



Dimensionamento della PUN assumendo  $(W/L)_p = p = 5$ :

- $(W/L)_{1,3,5} = p = 5$
- Percorsi con 3 MOS in serie: (Q7-Q8-Q9).  $(W/L)_{7,8,9} = x; \quad 3 \times \frac{1}{x} = \frac{1}{p} \implies x = 3p = 15$
- Percorsi con 2 MOS in serie: (Q10, Q11) e (Q10, Q12).  $(W/L)_{10,11,12} = y; \quad 2 \times \frac{1}{y} = \frac{1}{p} \implies y = 2p = 10$

Dimensionamento della PDN assumendo  $(W/L)_n = n = 2$ :

- $(W/L)_{2,4,6} = n = 2$
- Percorsi con 3 MOS in serie: (Q13-Q17-Q18), (Q14-Q17-Q18), (Q15-Q17-Q18). Tuttavia (Q14-Q17-Q18) è impossibile dovuto alla co-presenza di  $B \in \overline{B}$ .  $(W/L)_{13,15,17,18} = z; 3 \times \frac{1}{z} = \frac{1}{n} \implies z = 3n = 6$
- Percorsi con 2 MOS in serie: (Q13, Q16), (Q14, Q16), (Q15, Q16).
   Con Q13 e Q15 già dimensionati. (Q15, Q16) è impossibile dovuto alla co-presenza di C e C.
   Si hanno quindi due opzioni:
  - Opzione A: dimensiono il percorso (Q14, Q16) verificando (Q13, Q16).  $(W/L)_{14,16} = a; \quad 2 \times \frac{1}{a} = \frac{1}{n} \implies a = 2n = 4$ Per il percorso (Q13, Q16), si ha:  $\frac{1}{a} + \frac{1}{z} = \frac{5}{6n} < \frac{1}{n}$ ; quindi l'opzione A è valida.
  - Opzione B: dimensiono prima il percorso (Q13, Q16) e successivamente (Q14, Q16).  $(W/L)_{16} = b;$   $\frac{1}{b} + \frac{1}{z} = \frac{1}{n} \implies b = \frac{3}{2}n = 3$   $(W/L)_{14} = c;$   $\frac{1}{b} + \frac{1}{c} = \frac{1}{n} \implies c = 3n = 6$
  - L'opzione A è da preferire, essendo ad area minore, infatti:

|           | $(W/L)_{14}$ | $(W/L)_{16}$ | Totale |
|-----------|--------------|--------------|--------|
| Opzione A | 4            | 4            | 8      |
| Opzione B | 6            | 3            | 9      |

# Esercizio C – svolgimento



<u>Fase di SET:</u> Q=1, D=HI;  $V_{G1} = 0 \text{ V}$ ,  $V_{S1} = 0 \text{ V}$ ,  $V_{GS1} = 0 \text{ V} < V_{Tn} \implies Q1 \text{ spento.}$ 

Carica di C durante la fase di SET: il circuito si riduce a una squadra RC dove  $R_{V1} = R_1 + R_2 = 3 \text{ k}\Omega$ .

- Tensione iniziale e finale:  $V_{i1} = V_{CC}/3 = 2 \text{ V}$ ;  $V_{f1} = V_{CC} = 6 \text{ V}$ .
- Tensione di commutazione:  $V_{com1} = V_{TH} R_2 I_1$ , dove:

$$V_{TH} = \frac{2}{3}V_{CC} = 4 \text{ V}$$
  
 $I_1 = (V_{CC} - V_{TH})/R_1 = 1 \text{ mA}$   
 $V_{com1} = 3 \text{ V}$ ; che verifica  $V_{i1} < V_{com1} < V_{f1}$ .

- Costante di tempo  $\tau_1 = R_{V1}C = (R_1 + R_2)C = 600 \,\mu\text{s}$ .
- Intervallo di tempo  $T_1$ :

$$T_1 = \tau_1 \ln \left( \frac{V_{f1} - V_{i1}}{V_{f1} - V_{com1}} \right) \approx 172.61 \, \mu \text{s}$$

<u>Fase di RESET:</u> Q=0, D=0;  $V_{G1} = V_{CC} = 6 \text{ V}, V_{S1} = 0 \text{ V}, V_{GS1} = 6 \text{ V} > V_{Tn} \implies Q1 \text{ acceso.}$ 

Scarica di C durante la fase di RESET,  $R_{V2} = R_4 || (R_2 + R_1 || R_3) = 583.3 \Omega$ .:

- Equivalente di Thevenin:  $V_{thev} = \frac{R_3}{R_1 + R_3} V_{CC} = 1.2 \text{ V}, R_{thev} = R_1 || R_3 = 400 \Omega.$
- Tensione iniziale e finale:  $V_{i2} = V_{com1} = 3 \text{ V}; V_{f2} = \frac{R_4}{R_4 + R_2 + R_{thev}} V_{thev} = 0.5 \text{ V}.$
- Tensione di commutazione  $V_{com2} = V_{CC}/3 = 2$  V, che verifica  $V_{i2} < V_{com2} < V_{f2}$ .
- Costante di tempo  $\tau_2 = R_{V2}C = 116.67 \,\mu s.$
- Intervallo di tempo *T*<sub>2</sub>:

$$T_2 = \tau_2 \ln \left( \frac{V_{f2} - V_{i2}}{V_{f2} - V_{com2}} \right) \approx 59.60 \,\mu\text{s}$$

Frequenza di oscillazione della tensione di uscita  $V_U$  a regime:

$$f = \frac{1}{T} = \frac{1}{T_1 + T_2} \approx 4.31 \,\text{kHz}$$